Conception de circuits intégrés sécurisés spécialisés en test (H/F)

Postuler à cette offre Partager cette offre

Offre publiée le 11/07/2025

💼 Offre d'emploi

Type de contrat
CDI
Durée de travail
36H35/semaine Travail en journée (36H35/semaine Travail en journée)
Expérience
Débutant accepté
Salaire
Annuel de 40000.0 Euros à 42000.0 Euros sur 12.0 mois
Permis demandé
Aucune information

📍 Entreprise

Aucun logo fourni
Employeur
THALES DIS FRANCE SAS
Secteur d'activité
Programmation informatique (Code NAF 62.01Z)

Lieu de travail

13 - MEYREUIL (Code postal 13590) Voir sur une carte

Déplacement

Ponctuels

Compétences nécessaires

  • Interprétation de schémas électriques ou électroniques Exigé
  • Architecture des systèmes électroniques Exigé
  • Capacité à résoudre des problèmes techniques Exigé
  • Développement de prototypes électroniques Exigé
  • Microélectronique Exigé
  • Protocoles de communication électronique Exigé
  • Technologies numériques Exigé
  • Utilisation de logiciels de conception et fabrication assistée par ordinateur (CFAO) Exigé
  • Améliorer la partie programmée d'un système électronique Exigé
  • Concevoir la partie programmée d'un système électronique Exigé
  • Créer une documentation technique Exigé
  • Vérifier par simulation, tests, essais, calculs, les fonctionnalités et les caractéristiques du système électrique ou électronique Exigé
  • Analyser les spécifications techniques d'un projet Exigé
  • Collaborer avec des équipes pluridisciplinaires sur des projets Exigé
  • Concevoir et faire évoluer un modèle, un prototype Exigé
  • Lire et interpréter des données et documents techniques, au besoin en anglais Exigé
  • Optimiser les coûts de production Exigé
  • Proposer des évolutions et des modifications (techniques, économiques) de systèmes, sous-ensembles ou composants Exigé
  • Réaliser des tests et des essais (fonctionnel, analyse de signature, ...) de sous-ensembles ou de composants Exigé
  • Structurer, synthétiser des informations Exigé
  • outils EDA de Cadence, Synopsys, Mentor Graphics Exigé
  • écriture de scripts (Python, Perl, Tcl) Exigé
  • conception RTL en VHDL, Verilog, SystemVerilog Exigé
  • Maîtrise de la simulation des défauts mémoires Exigé
  • l'analyse de la couverture des tests Exigé
  • algorithmes de test SRAM, MARCH, BIST Exigé
  • Concevoir et intégrer des structures BIST Exigé
  • Expérience des produits de type automobile Exigé
  • technique DFT, ATPG, scan et JTAG Exigé
  • Connaissances dans les circuits intégrés sécurisés Exigé

Formations nécessaires

  • Bac+5 et plus ou équivalents Exigé
    Circuit électronique
    Master en SESI

Description de l'offre

L'ingénieur en conception de circuits intégrés pour le test sera un membre clé de l'équipe de développement du système sur puce. Il est responsable de la conception, de la mise en œuvre et de la vérification de l'infrastructure de test requise pour le circuit intégré sécurisé des produits de Thales.
Principales responsabilités :
- Développer et mettre en œuvre des architectures de test robustes pour les circuits intégrés numériques et à signaux mixtes.
- Effectuer l'insertion et la validation des scans, en optimisant les chaînes de scans pour une couverture élevée des défauts.
- Générer et valider des modèles de test ATPG, en minimisant le nombre tout en maximisant la couverture.
- Concevoir et intégrer des structures BIST ; assurer la couverture de la mémoire et des composants critiques.
- Effectuer des simulations de défaillance et analyser les résultats afin d'optimiser les méthodologies de test.
- Effectuer des analyses de la couverture des tests et mettre en œuvre des améliorations.
- Vérifier et valider les implémentations DFT par simulation.
- S'assurer que les conceptions DFT sont conformes aux règles de conception et aux directives de fabrication.
- Développer et optimiser les vecteurs de test ; les valider avec les ingénieurs de test.
- Créer et maintenir des bancs d'essai ; développer des scripts pour l'automatisation des tests.
- Collaborer avec les ingénieurs d'essai sur les plans d'essai et la validation du matériel.
- Aider au débogage des échecs des tests et à l'analyse des données de rendement.
- Documenter les méthodologies DFT et préparer des rapports sur les résultats des tests.
- Veiller à ce que les implémentations DFT soient conformes aux normes industrielles ; se tenir au courant des avancées en matière de DFT.
- Poste à dimension internationale avec de la collaboration avec les pays du Moyen Orient (et plus spécifiquement l'Afrique du Nord), avec une forte interaction avec des équipes importantes au Maroc.

Compétences techniques clés requises :
- Expertise en conception numérique et en conception RTL à l'aide de VHDL, Verilog, SystemVerilog.
- Connaissance approfondie des techniques DFT, de l'insertion de scan, du BIST, de l'ATPG, JTAG et scan aux frontières.
- Excellente et profonde connaissance des algorithmes MARCH de test SRAM et des défauts.
- Expérience avec les outils EDA de Cadence, Synopsys, Mentor Graphics.
- Maîtrise de la simulation des défauts, de l'analyse de la couverture des tests et de l'écriture de scripts (Python, Perl, Tcl).
- Expérience des outils d'analyse de la synchronisation et du débogage du silicium ; connaissance des normes de test.
- Solides compétences en matière de collaboration, d'analyse et de résolution de problèmes.
- Excellentes aptitudes à la communication.
Compétences et connaissances supplémentaires :
- Expérience des produits de type automobile, M2M visant des taux de défaut très faibles sur le silicium. Familiarité avec les processeurs Risc-V et la sécurité dans les circuits intégrés (canal latéral, fautes).
- Connaissance des problèmes de sécurité dans les circuits intégrés de sécurité
- Connaissance des domaines technologiques avancés et des IP d'interface (I3C, PCIe, etc...)
- Compréhension des processus de certification (Critères communs, AIS31, FIPS, CQM, RF).
Langues :
- Maîtrise de l'anglais et du français.
- La maîtrise de la langue arabe est un plus, en cas d'interactions sur site

Postuler à cette offre Partager cette offre

Identifiant de cette offre d'emploi sur France Travail : 195FPXJ

Libellé ROME de l'offre d'emploi : Technicien / Technicienne en électricité et électronique études et développement (Code ROME : H1209)

Autre appellation de l'offre : Concepteur(trice) développeur(se) de système électronique

Offre d'emploi et contenus récupérés en partenariat avec France Travail. Cojob n'est pas responsable des informations fournies.

Offres d'emploi similaires

Offres d'emploi par ville : Paris -  Marseille -  Lyon -  Toulouse -  Nice -  Nantes -  Montpellier -  Strasbourg

© 2025 - Cojob - 20 avenue du Neuhof, 67100 Strasbourg - Contact - Mentions légales - Politique de confidentialité - Flux RSS